北京:010-51292078 上海:021-51875830
西安:029-86699670 南京:4008699035
成都:4008699035 武汉:027-50767718
广州:4008699035 深圳:4008699035

课程表 联系我 在线聊 报名 付款 我们 QQ聊 切换宽屏
嵌入式OS--4G手机操作系统
嵌入式硬件设计
Altium Designer Layout高速硬件设计
开发语言/数据库/软硬件测试
芯片设计/大规模集成电路VLSI
其他类
Be One Lab Functional Verification Methodology and Flow培训班
   入.学.要.求

        学员学习本课程应具备下列基础知识:
        ◆ 电路系统的基本概念。

   班.级.规.模.及.环.境
       坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
最近开课时间(周末班/连续班/晚班)
Lab Functional Verification:2024年1月8日(请抓紧报名)
   实验设备
     ☆资深工程师授课

        
        ☆注重质量
        ☆边讲边练

        ☆合格学员免费推荐工作


        专注高端培训17年,曙海提供的课程得到本行业的广泛认可,学员的能力
        得到大家的认同,受到用人单位的广泛赞誉。

        ★实验设备请点击这儿查看★
   .最.新.优.惠.
       ◆在读学生凭学生证,可优惠500元。
   .质.量.保.障.

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后免费提供半年的技术支持,充分保证培训后出效果;
        3、培训合格学员可享受免费推荐就业机会。

Be One Lab Functional Verification Methodology and Flow培训班
阶段一
  • What is functional verification and what is being verified 
    Formal Verification,Equivalence Checking,Model checking,
    Functional Verification,Test Bench Generation
  • Functional Verification Approaches
    Black-Box,White-Box,Grey-Box
  • The Verification Process
  • Specification and Test Plan ((Specification->Features->Test cases)
    Direct 、Direct-Random and Random Test Case
  • Advanced Verification Methodology
  • System//Chip/Module Level Verification
  • Behavioral Hardware Description Languages
  • Stimulus and Response
    Generating complex waveforms,Self-Checking test benches,Complex
    Response,Predicting the output
  • How to build reusable test bench
  • Test Bench Acceleration
  • Coverage Analysis in the Design Flow
  • Feature Coverage and Code Coverage (Line Condition Toggle FSM)
    Coding Guidelines
    Structure,Naming Convention,Comments,Syntax,Debugging
  • Simulation Management
    Modeling reset,Writing Good Behavioral Model,Regression Management

阶段二

  • Assertions Methodology
  • Formal Verification ((Design Rule Check)
  • Vector--based Verification
  • Memory Verification
  • Project Management and Verification Experience
    Introduce the useful verification experience that have been
    successfully used to produce one-passed ASICs,SoC,board,and
    entire systems.
  • Verisity 's Specman e language
  • Verisity 's e VC(e Verification Component)
  • Verisity 's e RM(e Reuse Methodlogy)