上海报名热线:021-51875830 北京报名热线:010-51292078 深圳报名热线:4008699035 南京报名热线:4008699035 武汉报名热线:027-50767718 成都报名热线:4008699035 广州报名热线:4008699035 西安报名热线:029-86699670 |
||||
☆曙海研发与生产请参见网址: www.shanghai66.cn ☆全英文授课课程(Training in English) |
||||
|
混合信号IC设计流程培训 |
培养对象 |
1.理工科背景,有志于数字集成电路设计工作的学生和转行人员; 2.需要充电,提升技术水平和熟悉设计流程的在职人员; 3.集成电路设计企业的员工内训。 |
入.学.要.求 |
学员学习本课程应具备下列基础知识: |
班.级.规.模.及.环.境 |
坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。 |
上课时间和地点 |
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦 最近开课时间(周末班/连续班/晚班): Cadence IC开班时间:2024年1月8日(请抓紧报名) |
实验设备 |
☆资深工程师授课 ☆注重质量 ☆边讲边练 ☆合格学员免费推荐工作 专注高端培训17年,曙海提供的课程得到本行业的广泛认可,学员的能力 得到大家的认同,受到用人单位的广泛赞誉。 ★实验设备请点击这儿查看★ |
.最.新.优.惠. |
◆在读学生凭学生证,可优惠500元。 |
.质.量.保.障. |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听; |
混合信号IC设计流程培训 |
第一阶段 |
1. 半导体和半导体器件基础 2. 集成电路制造工艺 |
实验: |
第二阶段 |
3. UNIX操作系统和Cadence软件 3.1 UNIX操作系统基础 3.1.1 有关目录的操作 3.1.2 有关文件操作 3.1.3 文件存取权限 3.1.4 命令处理 3.1.5 使用vi 3.1.6 Linux操作系统简介 3.2 Cadence软件 3.2.1 EDA厂商简介 3.2.2 Cadence软件概述 3.3 电路图的输入 3.3.1 建立新库 3.3.2 电路图编辑窗 3.3.3 电路图的输入 3.3.4 电路图的层次化设计 4. CMOS集成电路的版图 4.1 MOS场效应晶体管的版图实现 4.1.1 单个MOS管的版图实现 4.1.2 MOS管阵列的版图实现 4.2 版图设计规则 4.2.1 概述 4.2.2 1.5μm硅栅CMOS设计规则 4.3 版图系统的设置 4.3.1 建立版图库 4.3.2 对层选择窗进行设置 4.3.3 版图编辑窗的设置 4.3.4 使用Option菜单进行版图编辑窗 |
实验: 实验二、 Spectre Simulation实战演练 实验目的:掌握电路特性仿真方法 |
第三阶段 |
4. CMOS集成电路的版图 4.1 MOS场效应晶体管的版图实现 4.1.1 单个MOS管的版图实现 4.1.2 MOS管阵列的版图实现 4.2 版图设计规则 4.2.1 概述 4.2.2 1.5μm硅栅CMOS设计规则 4.3 版图系统的设置 4.3.1 建立版图库 4.3.2 对层选择窗进行设置 4.3.3 版图编辑窗的设置 4.3.4 使用Option菜单进行版图编辑窗 5.版图的建立 5.1 设置输入层 5.2 屏幕显示画图区 5.3 建立几何图形 5.4 版图的编辑 5.4.1 设置层的可视性 5.4.2 测量距离或长度 5.5.3 图形显示 5.5.4 选择目标 5.5.5 改变图形的层次 5.5.6 加标记 5.6 棍棒图 5.7 版图设计方法概述 5.7.1 版图设计方法 5.7.2 层次化设计 |
实验: 实验三、 Virtuoso Layout Editor实战演练 实验目的:使用EDA工具进行版图设计。 |
第四阶段 |
6. 版图验证 7. 外围器件及阻容元件设计 |
实验: 实验四、Diva Interactive Verification 实验目的:掌握DRC和LVS验证方法 |
第五阶段 |
7. 外围器件及阻容元件设计 8. 模拟和双极型集成电路的版图设计 |
实验: 实验五、Active HDL调试、仿真Verilog HDL 实验目的:熟悉Active HDL仿真软件的使用,初步掌握利用Verilog HDL设计数字系统的基本步骤。 实验六 NC-Verilog Simulator实验 实验目的:NC_verilog仿真器的使用,包括编译、运行和仿真。 |
第六阶段 |
9. 版图设计技巧和实例 9.1 人工全定制版图设计方法 9.2 常用版图设计技巧 9.3 版图实例 9.3.1 CMOS门电路 9.3.2 CMOS SRAM单元及阵列 9.3.3 CMOS D触发器 9.3.4 CMOS放大器 9.3.5 双极集成电路 |
实验: 实验七 Ambit BuildGates逻辑综合实验 实验目的:BuildGates逻辑综合方法,静态时序分析。 实验八、Silicon Ensemble 布局布线 实验目的: 学习使用Silicon Ensemble进行系统级约束布局布线。 |